XILINX FPGA ZYNQ7000 XC7Z015 Такса за разработка с двуядрен процесор ARM Coretex-A9 PCIE Gigabit Ethernet Zedboard AX7015 Промишлена
- Захранващо напрежение - 12
- Интерфейс - 4 x USB2.0, Изход HDMI/RCA, TF карта
- Размер на паметта - 1 GB
- Вид демонстрация заплата - РЪКА
- Обем ПАМЕТ - 8 GB
- Номер на модела - XILINX ZYNQ XC7Z015
- Интегрирана функция - 10/100/1000 Mbps
- Произход - Континентален Китай
XILINX FPGA ZYNQ7000 xc7z015 Такса за разработка с двуядрен процесор Coretex-A9 PCIE HDMI Оптичен Gigabit Ethernet RG45ZedboardAX7015 индустриален клас
Въведение
Таксата за развитие е разработен с използване на режима на основната такса + такса за разширяване.Между основната платка и плащане на разширяване се използва високоскоростен межплатный съединител.
Дънната платка се състои най-вече от системата ZYNQ7015 + 2 DDR3 + eMMC + QSPI FLASH minimum, която изпълнява функции на високоскоростна обработка на данни и на системи за съхранение ZYNQ.
Ширината на данни между ZYNQ7015 и две DDR3 е 32 бита, а обемът на две DDR3 е до 1 GB.
Чип ФЛАШ-памет eMMC обем от 8 GB и флаш памет QSPI обем 256 Mb се използват за статични съхранение на операционната система ZYNQ, файловата система и потребителски данни.Потребителите могат да избират различни режими на старта с помощта на DIP-превключвателя на дънната платка.
В ZYNQ7015 се използват чипове серия Xilinx Zynq7000 с номера на модела XC7Z015-2CLG485.
Такса за разширяване разширява богат периферна интерфейс за дънната платка, включително един интерфейс PCIex2, два оптични интерфейс, два интерфейс Gigabit Ethernet, четири хост интерфейс USB2.0, един входен интерфейс HDMI и един изходен интерфейс HDMI, 1 сериен интерфейс UART, 1 интерфейс на SD карта 1 40-пинов интерфейс за разширяване и множество бутони и led индикатори.
На следващата фигура показва структурата на цялата система на разработване:
Параметри на таксите за развитие AX7015:
Устройство на FPGA :
FPGA чип: XILINX ZYNQ7000 FPGA XC7Z015-2CLG485I.Чип съдържа двуядрен процесор ARM Cortex-A9 с тактова честота до 766 Mhz.
На чип за XC7Z015-2CLG485I има клас на скоростта -2 промишлен клас, корпус BGA484, а стъпка заключения - 0,8 mm.
Определянето на специфичен модел на интегрални схеми от серията ZYNQ7000 е показано на фигурата по-долу.
Параметри на FPGA
Логически клетки
74 Хил.
Секции
46200
Джапанки CLB
92400
Блок оперативна памет (kb)
3,3 Mbit
Фрагменти DSP
160
Радиостанцията GTP
4,6,25 Gbit/s, поддръжка на PCIE Gen2
Клас на скоростта
-2
Температурен клас
Индустриален клас
Памет
DDR3 памет: 1 Gb (2 X 512 Gb).Скорост на пренос на данни до 1066 Mhz.
EMMC: 8 Gb EMMC, може да се използва за съхранение на потребителски данни.
ФЛАШ памет: 128 Mb QSPI FLASH, може да се използва като място за съхранение на системните файлове и потребителски данни
Часовници
Активен crystal с честота 33,333 Mhz осигурява стабилен тактовый вход за PS.
Активен различното crystal SITIME с честота до 125 Mhz.
Разширени интерфейси заплата проектиране на FPGA:
1) 1-пристанищни конектори PCIe2.0 × 2, поддържа стандарта PCIe Express 2.0, висока скорост на трансфер на данни до 5G Bod.
2) 2-портов връзки влакна SFP интерфейси.Два високоскоростни радиоприемник GTP-радиоприемник ZYNQ свързани с предаване и приемане на два оптични модули за реализацията на два високоскоростни интерфейси за комуникация по оптоволокну.Всеки оптичен канал за предаване на данни, получава и предава данни със скорост до 6,25 Gbit/s.
Тагове
- Съвет за развитие
Средните оценки
0 Коментари относно този продукт
Добави мнение
Вашият email адрес няма да бъде публикуван. Задължителните полета са маркирани *